Allegro16.3的使用总结教程

更新时间:2023-06-11 20:26:48 阅读: 评论:0

1.        Allegro中我设置了highlight的颜色为白色,但选中后颜色是白蓝相间的,很不方便查看。是什么地方需要设置,哪位大虾告诉哈我?
答:tup/ur preferences/display/display_nohilitefont 这个选项打勾就行了。
2.        不小心按了Highlight Sov后部分线高亮成白色,怎样取消?
答:这个是用来检查跨分割的,取消的办法是:如果是4层板的话,在电源层跟地层都铺上地网络,然后再按Highlight Sov刷新即可。
cnn下载3.        如何更改Highlight高亮默认颜色?
successor
答:可以在Display->Color/Visibility->Display->Temporary Highlight里修改即可,临时修改颜色可以点Display->Assign Color来实现。
4.        如实现Highlight高亮部分网络,而背景变暗,就像Altium Designer那样?
答:可以在Display->Color/Visibility->Display->Shadow Mode打开该模式,并且选中Di m active layer即可。
5.        快速切换层快捷键
答:可以按数字区里的“-”或“+”来换层。
6.      OrCAD跟Allegro交互时,出现WARNING [CAP0072] Could not find compone nt to highlight错误等?
答:OrCAD输出网表,Allegro导入网表,确保两者对的上号,然后在Orcad选中元件,再右键Editor Select,即可在Allegro中选中该元件;反过来,在Allegro中要先Highlight某元件,在Orcad中变会选中该元件。
1.ORcad :首先打开orcad和allegro分别占1/2的窗口界面。然后orcad中 Tools/creatn etlist/PCB Editor中Create PCB Editor Netlist下的Options中设置导出网表的路径。然后确定导出网表。
2.Allegro:Files/Import/Logic/ 最底下的Import directory中设置刚才导出网表的路径。然后导入即可,只要不出现error即可。
3.操作互动:首先在allegro中选中高亮display/Highlight,然后到orcad中选中一个元件或者引脚哪么对应的allegro中旧高亮显示了。当然了选中Dehighlight就可以不高亮显示了。副词修饰形容词
7.        关于盲孔及埋孔B/B Via的制作方法?
答:可先制作通孔Thru via,然后Setup->B/B via definitions->Define B/B via,如下图,完成后,再在Constraint Manager->Physical->all layers->vias里添加B/B Via即可。
8.        在用Router Editor做BGA自动扇出时,遇到提示无法找到xxx解决方法?
答:路径里不能有中文或者空格。
9.        在制作封装时,如何修改封装引脚的PIN Number?
答:Edit->Text,然后选中PIN Number修改即可。
10.    对于一些机械安装孔,为什么选了pin后,选中老是删除不了?
答:因为这些Mechanical Pin属于某个Symbol的,在Find里选中Symbols,再右键该机械孔,点Unplace Component即可。
11.    在OrCAD里用Off Page Connector为什么没起到电气连接的作用?
答:先科普下:
2020全国英语四六级考试时间
1.off_page connector确实是用在不同页间比较合适,同一页中可以选择用连线,总线或者Place net alias来连通管脚,没有见过在同一页中用off_page connector的。
2.off_page connector在电气特性上是没有方向性的,但是在制图时,为了人看方便,所以使用的双向信号和单向信号的符号还是不同的,这是为了让人知道它是输入还是输出。电气特性的连接是在芯片做原理图封装时,对管脚定义时形成的。
原因分析:Off Page Connector用于平坦式电路图中多页面原理图电气连接(这些原理图必须从属于同一个Parent Sheet Symbol)。如下图所示才算同一个Parent sheet symbol。
品质因素12.    如何将两块电路板合成一块?
答:先将电路板A导出成Sub-drawing,然后电路板B再导入该Sub-drawing,同时原理图也合成一个原理图,完后创建网表Netlist,电路板B再导入该Netlist,此时电路板B存在一些未名的器件和已名的器件,因为导入Sub-drawing元件布局跟连线都跟原来的保持一致,但是去掉了电路板A中元件的网表信息的,而导入该Netlist则导入了网表信息,为了利用原来的元件布局,可用Swap->Component命令来交换元件网表信息而保持原来的布局不变。
13.    元件封装中的机械安装孔Mechanical Symbol?
答:使用Allegro PCB Design XL的Package symbol模板建立一个元件封装,对于有电气连接性的pin将其按照实际元件的引脚编号。而对于机械安装孔的pin,将其pin number删除掉,表明它是一个非电气连接性的引脚,大多数指安装孔。比如DB9、RJ45等接插件都具有两个(或者以上)的机械孔。
14.    Mechanical Symbol已经存在库中,但Place->Manually在Mechanical Symbols 里见不到?
答:在Placement里的Advance Settings选项卡中选中Library即可。
15.    ORCAD画原理图时,off page connector 后加上页码的方法?
答:用ORCAD画原理图,很多ORCAD的SCH中,大多在offpage connector 加上一个页码。方法很简单:Tools->annotate->action->add intersheet reference即可。
16.    布线时,添加到约束中的所有的通孔和盲孔都可以显示,但是所有埋孔都不能显示,不知道为什么。比如,L1—L2,L1--L3, L1--L8(8层板)都可以显示,但是L2——L7,L3--L6都无法显示?
答:在pad制作时需要把microvia点上即可。
17.    Allegro Region区域规则设置?
答:tup - constraints - constraint manager或者快捷菜单中带cm标记的,Cmgr图标启动constraints manager图表窗体,在窗体中选择object-->create-->region,此后就在表中设置一下物理或者间距规则,只不过在设置通孔时可以双击弹出选择过孔窗体,非常方便。最后设置完了点击OK,此后在allegro pcb的菜单中shape下有利用Rectangular建立一个矩形,然后在option中的active class 选择Constraint Region,subclass选择all.assgin to region选择你刚刚在规则管理中建立的区域规则名称,如果没有说明你没有保存好,重新操作一遍以上的规则建立过程。
18.    与某个Symbol的引脚相连的Clins和Vias删除不了?
答:可能该Symbol为fix,Unfix该Symbol即可。
19.    Allegro使用Fanout by pick功能时老是扇不出,而且停到一半卡死?
答:可能待扇出Symbol所在区域中存在Etch层的Shape,要删掉这些Shape才行。
the help20.    将某个网络设置成电源网络,并设置其电压、线宽等属性?
答:选中该Net,然后Edit->Properties,按下图修改其属性即可。或者也可以依次点击T ools->Setup Advisor->Next->Next->Identify DC Nets->填入网络的Voltage即可。
21.    为什么器件bound相互重叠了,也不显示DRC错误呢?是不是哪里设置要打开以下?
3 u# n/ O$ F1 d3 @# l. |答:有两种,一个是pin到pin的距离约束,主要是防止短路,需要在constrain
中设置smd pin 到smd pin的距离,然后在tup——constrain——modes中的spacing modes中勾选smd pin to smd pin。
另外一个是检查两个器件是否重叠,需要用到place bound top/bottom,至于是顶层还是底层,要更具你的器件而定,这个规则只要是两个器件的place bound层相互重叠就会报警,同样需要打开检查开关,在tup——constrain——modes中的design modes(package)中勾选package to package为on(其中on为实时监测,只要触犯规则就报警,batch为只有点击update drc才监测报警,off是不监测,违反规则不报警)。当然,Color/Visibility中Stack-UP中相应层中的DRC显示也要开启。
22.    拖动时为什么不显示鼠线?移动铺铜或元件时,原来与之相连的过孔和线都消失了,怎么解决?
答:Move时要选中Ripup Etch。选中Ripup Etch时将去掉跟该Symbol引脚相连的Cli nes,同时显示Rats,选中Stretch Etch时用Clines代替Rats,而什么都不选时则保留Clines 同时显示Rats。所以移动铺铜或元件为保留原来的过孔和线,则不能选中Ripup Etch。勇敢说不
另外:定制Allegro环境
Find(选取)
Design Object Find Filter选项:
国际音标发音表下载>we will rock you什么意思Groups(将1个或多个元件设定为同一组群)
Comps(带有元件序号的Allegro元件)
Symbols(所有电路板中的Allegro元件)
Functions(一组元件中的一个元件)
Nets(一条导线)
Pins(元件的管脚)
Vias(过孔或贯穿孔)
Clines(具有电气特性的线段:导线到导线;导线到过孔;过孔到过孔)
Lines(具有电气特性的线段:如元件外框)
Shapes(任意多边形)
Voids(任意多边形的挖空部分)
placeboCline Segs(在clines中一条没有拐弯的导线)
Other Segs(在line中一条没有拐弯的导线)
Figures(图形符号)
DRC errors(违反设计规则的位置及相关信息)
Text(文字)

本文发布于:2023-06-11 20:26:48,感谢您对本站的认可!

本文链接:https://www.wtabcd.cn/fanwen/fan/90/141705.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:元件   设置   规则   网表   选中
相关文章
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2022 Comsenz Inc.Powered by © 专利检索| 网站地图