计算机专业基础综合(计算机组成原理)历年真题试卷汇编3

更新时间:2023-05-17 12:05:19 阅读: 评论:0

计算机专业基础综合(计算机组成原理)历年真题试卷汇编3
计算机专业基础综合(计算机组成原理)历年真题试卷汇编3
(总分:62.00,做题时间:90分钟)
一、单项选择题(总题数:25,分数:50.00)
1.下列选项中,用于提高RAlD可靠性的措施有( )Ⅰ.磁盘镜像Ⅱ.条带化Ⅲ.奇偶校验Ⅳ.增加cache
机制
我学会了宽容A.仅Ⅰ、Ⅱ
B.仅Ⅰ、Ⅲ√
C.仅Ⅰ、Ⅲ和Ⅳ
D.仅Ⅰ、Ⅲ和Ⅳ
2.某磁盘的转速为10000转/分,平均寻道时间是6ms,磁盘传输效率是20MB/s,磁盘控制器延迟为0.2ms,读取一个4KB的扇区所需的平均时间约为( )
A.9ms
B.9.4ms √
C.12ms
D.12.4ms
3.下列关于中断I/O方式和DMA方式比较的叙述中,错误的是( )
A.中断I/O方式请求的是CPU处理时间,DMA方式请求的是总线使用权
B.中断响应发生在一条指令执行结束后,DMA响应发生在一个总线事务完成后
C.中断I/O方式下数据传送通过软件完成,DMA方式下数据传送由硬件完成
D.中断I/O方式适用于所有外部设备,DMA方式仅适用于快速外部设备√
4.程序P在机器M上的执行时间是20秒,编译优化后,P执行的指令数减少到原来的70%,而CPI增加到原来的1.2倍,则P在M上的执行时间是( )。
A.8.4秒
B.11.7秒
C.14秒
D.16.8秒√
5.若x=103,y=-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是( )。
A.x+y
B.-x+y
C.x-y √
D.-x-y
经期吃巧克力
6.float型数据通常用IEEE754单精度浮点格式表示,假定两个float型变量x和y分别存放在32位寄存器f1和f2中,若(f1)=CC90 0000H,(f2)=B0C0 0000H,则x和y之间的关系为( )。
A.x<y且符号相同√
B.x<y且符号不同
C.x>y且符号相同
D.x>y且符号不同
7.某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是( )。
A.19 √
在线测智商B.22
C.30
D.36
8.采用指令Cache与数据Cache分离的主要目的是( )。
A.降低Cache的缺失损失
B.提高Cache的命中率
C.降低CPU平均访存时间
综合测评
D.减少指令流水线资源冲突√
9.某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式。若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则Store指令中偏移量的取值范围是( )。
A.-32768~+32767 √
B.-32767~+32768
C.-65536~+65535
D.-65535~+65536
10.某计算机采用微程序控制器,共有32条指令,公共的取指令微程序包含2条微指令,各指令对应的微程序平均由4条微指令组成,采用断定法(下址字段法)确定下条微指令地址,则微指令中下址字段的位数至少是( )。
A.5
B.6
C.8 √
D.9
11.某同步总线采用数据线和地址线复用方式,其中地址/数据线有32根,总线时钟频率为66MHz,每个时钟周期传送两次数据(上升沿和下降沿各传送一次数据),该总线的最大数据传输率(总线带宽)是( )。
A.132MB/s
B.264MB/s
C.528MB/s √
D.1056MB/s
12.一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元读出或写入多个数据,这种总线事务方式称为( )。
A.并行传输
B.串行传输
C.突发传输√
D.同步传输
13.下列有关I/O接口的叙述中,错误的是( )。
A.状态端口和控制端口可以合用同一个寄存器
B.I/O接口中CPU可访问的寄存器称为I/O端口
C.采用独立编址方式时,I/O端口地址和主存地址可能相同
D.采用统一编址方式时,CPU不能用访存指令访问I/O端口√
14.若某设备中断请求的响应和处理时间为100ns,每400ns发出一次中断请求,中断响应所允许的最长延迟时间为50ns,则在该设备持续工作过程中,CPU用于该设备的I/O时间占整个CPU时间的百分比至少是( )。
A.12.5%
B.25%√
C.37.5%
成熟稳重头像D.50%
15.计算机硬件能够直接执行的是( )。Ⅰ.机器语言程序Ⅱ.汇编语言程序Ⅲ.硬件描述语言程序
A.仅Ⅰ√
B.仅Ⅰ、Ⅱ
C.仅Ⅰ、Ⅲ
D.Ⅰ、Ⅱ、Ⅲ
16.由3个“1”和5个“0”组成的8位二进制补码,能表示的最小整数是( )。
A.-126
B.-125 √
C.-32
D.-3
17.下列有关浮点数加减运算的叙述中,正确的是( )。Ⅰ.对阶操作不会引起阶码上溢或下溢Ⅱ.右规和尾数舍入都可能引起阶码上溢Ⅲ.左规时可能引起阶码下溢Ⅳ.尾数溢出时结果不一定溢出
A.仅Ⅱ、Ⅲ
B.仅Ⅰ、Ⅱ、Ⅳ
C.仅Ⅰ、Ⅲ、Ⅳ
D.Ⅰ、Ⅱ、Ⅲ、Ⅳ√
18.假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用回写(write back)方式,则能存放4K字数据的Cache的总容量的位数至少是( )。
A.146K
B.147K
C.148K √
D.158K
19.假定编译器将赋值语句“x=x+3;”转换为指令“add xaddt,3”,其中xaddt是x对应的存储单元地址,若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的TLB,且Cache使用直写(write through)方式,则完成该指令功能需要访问主存的次数至少是( )。
A.0
绿豆种子B.1
C.2 √
D.3
20.下列存储器中,在工作期间需要周期性刷新的是( )。
A.SRAM
B.SDRAM √
C.ROM
至少还有你歌词
D.FLASH
21.某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是( )。
A.8004和8008
B.8002和8007
C.8001和8008英语中的时态
D.8000和8004 √
22.下列有关总线定时的叙述中,错误的是( )。
A.异步通信方式中,全互锁协议的速度最慢

本文发布于:2023-05-17 12:05:19,感谢您对本站的认可!

本文链接:https://www.wtabcd.cn/fanwen/fan/89/908022.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:方式   采用   指令   地址   数据   总线
相关文章
留言与评论(共有 0 条评论)
   
验证码:
推荐文章
排行榜
Copyright ©2019-2022 Comsenz Inc.Powered by © 专利检索| 网站地图