1引言
反相器是电子线路中的常用器件。随着微电子技术和工艺的不断发展和创新,电子产品的应用越
来越广泛,但也面临着更加复杂的电磁环境。
反相器是几乎所有数字集成电路设计的核心[1-3],
现今反相器应用主要以CMOS 反相器为主,
但部分电路也会有其他反相器的应用,例如分立元件电路中就常用
电阻负载型NMOS 反相器,对于反相器在这些方面的应用,人们也做了大量研究[4-6]。但是对于电阻负载型NMOS 反相器的参数对NMOS 反相器的性能的影响,相关的研究还很少见,基于此,对影响反相
器输出低电平的各个因素进行分析,针对电阻负载
型NMOS 反相器的衬底掺杂浓度、P +区掺杂浓度、栅氧化层的厚度、导电沟道的宽长比等影响反相器输
出低电平的各个因素展开研究。
2NMOS 反相器器件结构选择
利用Silvaco TCAD [7]建立一种电阻型负载反相
器MOSFET 结构,如图1。此NMOS 器件采用常规平
飒飒的意思
面型水平沟道MOS 结构,基本参数设定为:P 型单晶硅片衬底,电阻率ρ为4Ω·cm ;为降低表面少子复合损耗,少子寿命设为10μs ;硅衬底掺杂浓度为1×1016cm -3;衬底厚度为70μm ;NMOS 器件宽度为
电阻负载型NMOS 反相器输出低电平优化
刘春艳,李
媛
(渤海大学新能源学院,锦州121013)
摘要:反相器是几乎所有数字集成电路设计的核心,
然而在针对反相器设计的大量研究当中,对于电阻负载型NMOS 反相器的参数对NMOS 反相器在性
能上的影响,很少被报道。基于此,利用Silvaco TCAD 半导体器件仿真软件全面系统地分析了电阻型负载NMOS 反相器器件参数,包括衬底掺杂浓度,栅氧化层厚度,晶体管导电沟道宽长比,电阻R L 的阻值等,研究其对反相器输出低电平性
能的影响。仿真结果表明,
增加衬底掺杂浓度和P +区掺杂浓度可以改变阈值电压,优化电路的输出电平;增大栅氧化层的厚度也可同样实现对电阻型NMOS 反相器输出电平的优化。
关键词:阈值电压;栅氧化层厚度;掺杂浓度;
导电沟道宽长比;瞬态特性DOI :10.3969/j.issn.1002-2279.2019.02.007中图分类号:TN432文献标识码:A 文章编号:1002-2279(2019)02-0026-04
Optimization of the Resistance-Loaded NMOS Inverter Output Low Level
LIU Chunyan,LI Yuan
(College of New Energy,Bohai University,Jinzhou 121013,China )
Abstract:Inverters are the core of almost all digital integrated circuit designs.However,in a large number of rearches on inverter designs,the influence of the parameters of resistance -loaded NMOS inverters on the performance of NMOS inverters is rarely reported.Bad on this,Silvaco TCAD miconductor device simulation software is ud to comprehensively and systematically analyze the device parameters of resistive load NMOS inverter,including substrate doping concentration,gate oxide layer thickness,transistor conduction channel width-length ratio,resistance value of R L ,etc.,and to study its influence on inverter low -level output performance.The simulation results show that increasing the doping concentration of the substrate and the doping concentration of the P +region can change the threshold voltage and optimize the output level of the circuit.Increasing the thickness of the gate oxide layer can also optimize the output level of the resistive NMOS inverter.
Key words:Threshold voltage;Gate oxide thickness;Doping concentration;Width -length ratio of conductive channel;Transient characteristics
作者简介:刘春艳(1998—),女,辽宁省铁岭市人,本科在读,主研方向:功率半导体器件和晶硅太阳能电池相关技术。
收稿日期:2019-01-09
微处理机
MICROPROCESSORS
第2期2019年4月
No.2Apr.,2019
..
2期80μm ;栅极宽度、源极宽度、漏极宽度皆为1μm ;用
于调整NMOS 阈值电压的表面P +区掺杂浓度为1×1017cm -3;为了降低源、漏极接触电阻,提供足够多的多子电子,NMOS 器件源、漏区掺杂浓度应较高,设为1×1020cm -3;为了增大NMOS 器件跨导和截止频
率,在满足工艺加工水平要求的前提下,NMOS 器件
导电沟道长度应尽量取短,选择为0.6μm ;为了增大NMOS 器件的电流能力,
须增大NMOS 器件的沟道宽长比,故设沟道宽度较大,为15μm 。此外,对于半导体器件,其载流子
复合损耗和迁移率大小是影响
器件载流子输运和电学性能的两个重要参数,
对于NMOS 器件,其导电依靠的是迁移率较高的多子电子,为了降低多子电子在水平沟道中的复合概率,应降低沟道表面态密度,适当降低沟道区掺杂浓度,以降低多子电子在沟道输运过程中的复合损耗,改善NMOS 器件的跨导和频率响应。
半导体器件内部载流子复合概率受半导体掺
杂区域掺杂浓度、外界环境温度、结温、界面态密度、界面电荷、材料内部缺陷、复合中心密度等因素
的影响,故此在仿真过程中,
载流子复合损耗模型选择与硅材料内部掺杂浓度、晶格温度、复合中心密度、陷阱密度相关的复合模型:SONSRH 、SRH 、
AUGER 。
半导体器件内部载流子多子电子迁移率受到
半导体器件内部掺杂浓度、晶格振动、
载流子散射、水平电场、
纵向电场等因素的影响,在仿真过程中,NMOS 器件内载流子迁移率模型选择与晶格温度、
硅材料内掺杂浓度、横向及纵向电场相关的迁移率模型:CVT 。
王宝钏和薛平贵在仿真过程中,源漏区重掺杂也会对NMOS 器
件的电学性能产生一定影响,
因此也考虑了硅材料重掺效应所引起的禁带变窄和能带简并效应。
3器件仿真及结果分析
电阻型负载反相器电路结构如图2。线性电阻
为负载的NMOS 反相器,输入信号V i 从栅极输入,即V i =V G ;输出电压V O 从漏极取出,即V O =V G 。
将输入管T i 等效为可变电阻R MOS ,由此,V O 可玩美假期
由R L 和R MOS 的分压比表示[8],即:
当V i =V DD 且V DD >>V i ,有:T i 导通,R MOS <<R L ,V O
苏武传原文
=0V;当V i =0V ,则有T i 截止,R MOS >>R L ,V O =V DD 。由
此可知输入和输出呈反相关系。
电压传输特性用输出电平V O 与输入电平V i 之间的关系来表示,反映了输出电平随输入电平的变
化规律。从NMOS 反相器的电压传输特性曲线可以评价该器件的电学性能优劣。从电压传输特性曲线上可直接读出输出高低电平、逻辑阈值转换电平、输出开门/关门电平等。通过对比不同反相器电压传输特性,也可对由反相器制造工艺缺陷(如不同工艺导致的NMOS 反相器阈值电压变化、不同衬底质量或不同的掺杂浓度导致的反相器导电因子变化等)和由反相器结构设计缺陷(如NMOS 反相器沟道宽长
比、栅极面积等的设计缺陷)所导致的NMOS 反相器电性能异常进行排查、分析和改善。电阻负载NMOS 反相器的静态特性可直接由节点电流方程和伏安特性推导得出;在NMOS 器件(作为输入管)的特性及电源电压均为已知的情况下,NMOS 电阻负载反相器两端负载电压与负载电阻、流经的负载电流之间有如下关系[8]:
负载线方程[8]则为:
(1)
图1NMOSFET 器件结构仿真图
图2电阻负载型NMOS 反相器电路图
栅极
源区
漏区
日本美女写真图片沟道
P +衬底70μm
80μm
V DD
V O
R L
M 1
V i
MOS
O DD
MOS L
R V V R R
(2)(3)
L D L
V I R O DD D L
圆明园被毁
V V I R 刘春艳等:电阻负载型NMOS 反相器输出低电平优化
27
..
微处理机2019年
由式(2)、(3)可见,
对于NMOS 电阻负载反相器的电压传输特性,反相器输出电压V O 与负载电阻大小(负载电阻通常为集成的薄膜多晶硅电阻或集
成的由扩散制备得到的区域电阻)有关,负载电阻越大,NMOS 反相器输出低电平越低,反相器逻辑摆幅越大。NMOS 反相器过渡区也受到负载电阻的影
响,负载电阻越大,反相器过渡区越窄,反相器直流通态损耗越低,反相器电性能越好。
电阻型负载NMOS 反相器的输出低电平可表
示为[8]:
为衬底掺杂浓度对反相器输出低电平特性的
影响如图3所示。由图中曲线可见,
对于具有不同衬底掺杂浓度的电阻型负载NMOS 反相器,
输出低电平差异明显。增加衬底的掺杂浓度,反相器输出低电平随之增大。产生该现象的原因可由公式(4)解释,当电阻型负载反相器的衬底掺杂浓度增加,μ随衬底掺杂浓度增加而减小,电阻R L 的阻值不变,电阻型负载反相器的输出高电平不变,导电沟道宽长比不变,输出低电平增大。当衬底掺杂浓度调整为3×1017cm -3,P +区掺杂浓度保持1×1017cm -3不变时,所得的阈值电压最符合电阻负载型NMOS 反相器的电平转换需求。
不同栅氧化层厚度对反相器输出低电平特性
的影响如图4所示。由图中曲线可见,
对于具有不同栅氧化层的厚度的电阻型负载反相器,输出低电平差异明显。增大栅氧化层的厚度,反相器的输出
低电平随之增大。产生该现象的原因同样可由公式
(4)来解释:
当电阻型负载反相器的栅氧化层厚度增加,τx 增大,电阻R L 的阻值不变,
电阻型负载反相器的输出高电平不变,导电沟道宽长比不变,
输出低电平增大。当栅氧化层的厚度为43nm 时,阈值电压
得到理想的取值,所得的V O2随V O1变化输出曲线效
果最佳,即达到了优化电阻型NMOS 反相器输出低电平的目的。
不同导电沟道宽度对反相器输出低电平的影响
如图5所示。由图中曲线可见,对于具有不同晶体管导电沟道的宽长比的电阻型负载反相器,输出低电
平也明显不同。
当导电沟道宽度为1.5μm 时,V O1继续增大,直到5V 时,输出电平V O2始终没有趋近于0V ,产生该现象的原因仍可由公式(4)解释:当电阻型负载反相器的晶体管导电沟道的宽长比增大,电阻
R L 的阻值不变,
电阻型负载反相器的输出高电平不变,输出低电平减小。由于减小导电沟道的宽度,
即降低导电沟道的宽长比,
会使导通电流变小,相当于增大了NMOS 晶体管的导通电阻和所分得的电压,所以改变导电沟道宽长比的方法不利于实现对电阻
负载型NMOS 反相器的输出低电平的优化。
大学生四年规划2DD x
OL
DD L δox DD T 2()
V L V W
V R V V L
(4)
图3不同掺杂浓度下输出电平曲线
图4不同栅氧化层厚度下输出电平曲线
图5
不同导电沟道宽度下输出电平曲线
x 28
..
2期最后,
图6为不同电阻值R L 对反相器输出低电平特性的影响。由图6可见,对于具有不同电阻R L
的阻值的电阻型负载反相器,
输出低电平不同。当电阻R L 的值减小时,不利于电阻负载型NMOS 反
相器输出低电平的优化,产生该现象的原因可由公式(4)解释:当电阻型负载反相器的电阻R L 的阻值增大,电阻型负载反相器的输出高电平、μ、导电沟道宽长比皆不变,而输出低电平减小。电阻R L 阻值越大对输出低电平的优化越有利。
4结束语
利用Silvaco TCAD 对电阻负载型CMOS 反相器进行仿真研究,依据仿真得到的不同P +区掺杂浓度、不同栅氧化层厚度、不同导电沟道宽度及不同电阻值R L 下的输出特性曲线,全面系统分析了性能参数对电阻负载型CMOS 反相器的影响。结果表明:增加衬底和P +区掺杂浓度可以改变阀值电压,从而实现对电路的输出电平的优化;增大栅氧化层的厚度也是优化电阻型NMOS 反相器输出电平的可行方法。
参考文献:[1]祝[2]魏
[3][4][5][6][7][8]图6不同电阻值R L
下输出电平曲线
ZHU Zhongde,CHEN Xian,NING Baojun,et al.A low power polysilicon resistive load 4K bit NMOS random access memory [J].Chine Journal of Semiconductors,1984,5(3):291-300.魏榕山,陈寿昌,陈锦锋,等.基于负微分电阻特性的SET/CMOS 反相器[J].华南理工大学学报(自然科学版),2012,40(3):69-73.
WEI Rongshan,CHEN Shouchang,CHEN Jinfeng,et al.SET/CMOS inverter bad on negative differ
ential resis-tance characteristics [J].Journal of South China University of Technology(Natural Science Edition),2012,40(3):69-73.晁晋予.InZnO 双电层薄膜晶体管及其低压反相器应用
研究[D].太原:中北大学,2016.
CHAO Jinyu.Rearch on the application of InZnO double layer thin film transistor and its low voltage inverter [D].Taiyuan:North University of China,2016.
陈晓娟,陈东阳,吴洁.CMOS 反相器低频噪声模型及可
靠性表征研究[J].电子学报,2016,44(11):2646-2652.CHEN Xiaojuan,CHEN Dongyang,WU Jie.Investigation on low -frequency noi models and reprentation for
reliability of CMOS inverter [J].Acta Electronica Sinica,2016,44(11):2646-2652.
于新海.CMOS 反相器和GaAs HEMT 器件的HPM 效应
研究[D].西安电子科技大学,2015.
YU Xinhai.Study on HPM effect of CMOS inverters and GaAs HEMT devices[D].Xidian University,2015.
赵智超,吴铁峰.CMOS 反相器的低频噪声模型分析[J].
中国管理信息化,2017,20(13):163-165.
ZHAO Zhichao,WU Tiefeng.Analysis of low frequency noi model of CMOS inverter [J].China Management Informationization,2017,20(13):163-165.唐龙谷.半导体工艺和器件仿真软件Silvaco TCAD 实用
教程[M].北京:清华大学出版社,2014.
TANG Longgu.Practical Cour of Silvaco TCAD the Simulation Software of Semiconductor Process and Device [M].Beijing:Tsinghua University Press,2014.甘学温,赵宝瑛,陈中建,等.集成电路原理与设计[M].
北京:北京大学出版社,2006.
GAN Xuewen,ZHAO Baoying,CHEN Zhongjian,et al.Principle and design of integrated circuit [M].Beijing:Peking University Press,2006.
祝忠德,陈贤,宁宝俊,等.一个低功耗电阻负载的
庄子名言
NMOS SRAM 的设计[J].半导体学报,1984,5(3):291-
300.
刘春艳等:电阻负载型NMOS 反相器输出低电平优化
29