EDA-VerilogHDL期末必考试题

更新时间:2023-05-18 19:34:19 阅读: 评论:0

一、填空题(10分,每小题1分)
1.EDA技术进行电子系统设计的目标是最终完成      ASIC              的设计与实现。
工地工人2.可编程器件分为 FPGA    CPLD 
3.随着EDA技术的不断完善与成熟,  自顶向下的设计方法更多的被应用于Verilog HDL设计当中。
4.目前国际上较大的PLD器件制造公司有 Altera    Xilinx         公司。
5.完整的条件语句将产生  组合 电路,不完整的条件语句将产生时序 
电路。
6.阻塞性赋值符号为    =            ,非阻塞性赋值符号为        <=          
二、选择题 (10分,每小题2分)
1.大规模可编程器件主要有 FPGACPLD两类,下列对FPGA结构与工作原理的描述中,正
确的是    C         
AFPGA全称为复杂可编程逻辑器件;
BFPGA是基于乘积项结构的可编程逻辑器件;
C基于SRAMFPGA器件,在每次上电后必须进行一次配置;
DAltera公司生产的器件中,MAX7000系列属FPGA结构。
2.基于EDA软件的FPGA / CPLD设计流程为:原理图/HDL文本输入   综合    →___    __→          适配编程下载硬件测试。正确的是 B         
①功能仿真    ②时序仿真    ③逻辑综合    ④配置    ⑤分配管脚        
      A.③①        B.①⑤        C.④⑤        D.④②
3.犹豫的豫组词子系统设计优化,主要考虑提高资源利用率减少功耗(即面积优化),以及提高运行速度(即速度优化);指出下列哪些方法是面积优化    B       
促销方法
    ①流水线设计    ②资源共享    ③逻辑优化    ④串行化    ⑤寄存器配平    ⑥关键路径法
A.①③⑤    B.②③④    C.②⑤⑥        D.①④⑥
4.下列标识符中,____A______是不合法的标识符。
A9moon        BState0      C Not_Ack_0        D signall
5.下列语句中,不属于并行语句的是:___D____
A.过程语句        Bassign语句    C.元件例化语句    Dca语句
三、EDA名词解释(10分)
写出下列缩写的中文含义:
ASIC                            RTL                     
FPGA                          SOPC                   
CPLD                          LPM                   
EDA                        IEEE            小细胞肺部肿瘤     
IP                            ISP                       
四、简答题(10分)
1.简要说明仿真时阻塞赋值与非阻塞赋值的区别(本题4分)。
2.简述有限状态机FSM分为哪两类?有何区别?有限状态机的状态编码风格主要有哪三种?FSM的三段式描述风格中,三段分别描述什么?(本题6分)
五、程序注解(20,每空1分)
module  AAA  ( a ,b );                                         
      output  a ;                                             
      input [6:0] b ;                                           
      reg[2:0] sum;                                           
      integer i;                                             
      reg  a ;                                               
      always @ (b)                                           
          begin                                             
            sum = 0;                                        豆腐鸡蛋羹
            for(i = 0;i<=6;i = i+1)                             
                if(b[i])                                       
sum = sum+1;                             
              if(sum[2])  a = 1;                               
el      a = 0;                               
          end
endmodule
本程序的逻辑功能是:                                               
四、VerilogHDL语言编程题(12小题10分,3小题20分)
    要求:写清分析设计步骤和注释。
1. 汉字拼音试用Verilog HDL描述一个带进位输入、输出的8位全加器。
端口:AB为加数,CI为进位输入,S为和,CO为进位输出
2.编写一个带异步清零、异步置位的D触发器。
端口:CLK为时钟,D为输入,CLK为清零输入端,SET为置位输入端;Q输出端。
3.设计一个带有异步复位控制端和时钟使能控制端的10进制计数器。
端口设定如下:
输入端口:CLK:时钟,RST:复位端,EN:时钟使能端,LOAD:置位控制端,
DIN:置位数据端;
输出端口:COUT:进位输出端,DOUT:计数输出端。
一、填空题(每空2分,共20分)
1、  ASIC 
2、    FPGA    CPLD 
3、自顶向下
4、  Altera    Xilinx 
5、组合     时序 
6、  =   <= 
二、选择题 (10分,每小题2分)
1、C  2、 B  3、B    4、 A  5、D
三、EDA名词解释(10分)
ASIC            专用集成电路        RTL          寄存器传输级
FPGA            现场可编程门阵列    SOPC        可编程片上系统
CPLD            复杂可编程逻辑器件  LPM              参数可定制宏模块库
EDA            电子设计自动化      IEEE              电子电气工程师协会
IP                知识产权核          ISP                在系统可编程
四、简答题(10分)
    1、简要说明仿真时阻塞赋值与非阻塞赋值的区别(本题4分)。
答:非阻塞(non-blocking)赋值方式 ( b<= a):
楼班
b的值被赋成新值a的操作, 并不是立刻完成的,而是在块结束时才完成;
块内的多条赋值语句在块结束时同时赋值;
硬件有对应的电路。
阻塞(blocking)赋值方式 ( b = a):
b的值立刻被赋成新值a;
完成该赋值语句后才能执行下一句的操作;
硬件没有对应的电路,因而综合结果未知。
2、简述有限状态机FSM分为哪两类?有何区别?有限状态机的状态编码风格主要有哪三种?FSM的三段式描述风格中,三段分别描述什么?(本题6分)
答:Mearly型,Moore型;前者与输入与当前状态有关,而后者只和当前状态有关;Binary,Gray,One-Hot编码;分别为状态保存,状态切换,输出;
五、程序注解(20,每空1分)
module  AAA  ( a ,b );        定义模块名为AAA,端口为a,b    
      output  a ;            定义a为输出端口                   
      input [6:0] b ;          定义b为输出端口,b为7位二进制数 
      reg[2:0] sum;          sum为reg型变量,用于统计赞成的人数
  integer i;              定义整型变量i为循环控制变量     
      reg  a ;                定义a为寄存器变量               
      always @ (b)            过程语句,敏感变量为b           
          begin              语句块                          
            sum = 0;          sum初值为0                   
便秘的危害            for(i = 0;i<=6;i = i+1)  for语句,统计b为1的个数 
                if(b[i])              条件语句                  
sum = sum+1;    只要有人投赞成票,则 sum加1
              if(sum[2])  a = 1;    若超过4人赞成,则表决通过 
el      a = 0;      若不到4人,则不通过      
          end
endmodule
本程序的逻辑功能是:    7人投票表决器                                       

本文发布于:2023-05-18 19:34:19,感谢您对本站的认可!

本文链接:https://www.wtabcd.cn/fanwen/fan/82/685293.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:赋值   设计   语句   状态   优化   输出   输入
相关文章
留言与评论(共有 0 条评论)
   
验证码:
推荐文章
排行榜
Copyright ©2019-2022 Comsenz Inc.Powered by © 专利检索| 网站地图