lvds 是什么意思?
lvds 是什么意思?
摘要:与 ECL、PECL 和 CML 标准相比,ANSI EIA/TAI-644 的低电压差分
信号(LVDS)标准具有低功耗、低噪声辐射等优势。本文主要讨论 LVDS 的特性
及其可能的应用。 最近几年,随着微处理器、DSP、数字 ASIC 时钟频率的提
高,在一些新兴领域中背板信号的数据速率和总线吞吐率也在稳步提高。速率
的提高使得基于 TTL 的单端信号的弱点越来越突出,主要表现在:功耗增大、
抖动(导致误码)、高电平辐射等,尽管一些报道认为利用该技术速率能够保持
在 50MHz 以上,但是,由于传输线阻抗失配和串扰,以及较为困难的电源去
耦问题,迫使设计人员寻求更为有效的解决方案。能够提高所有总线和背板带
宽的一条途径是增加总线宽度,但采用这种方法会增大线路板布局的难度,而
且需要引脚数非常多的连接器,导致系统成本提高、而且非常笨重。当距离超
出几个厘米时,采用串行通信方式是解决上述问题的一个有效方案。高速通信
系统,如 3G 基站、路由器、加载/卸载复用器及其它设备,采用串行通信方式
能够获得很大收益。为了保证背板通信具有低误码率、低串扰和低辐射,推荐
用低压差分信号(LVDS)替代 TTL 信号。
LVDS、ECL、PECL、CML 的特征 LVDS 在需要信号完整性、低抖动(抖动
定义为信号的输出跳变时间与理想值的偏差)及较高共模特性的系统中得到了越
来越广泛的应用。是目前用于高速串行接口的有效方案之一。其它标准包括(由
低速到高速排列):ECL (射极耦合逻辑)、PECL (正 ECL)、CML (电流模式逻辑),
每种标准互不相同。ECL 是传统的高速逻辑标准,它基于双极型晶体差分对管,
采用负偏置电源。PECL 是 ECL 标准发展而来,在 PECL 电路中省去了负电源。
新一代的 ECL 器件具有 200ps 左右的延迟时间,可应用于频率大于 3GHz 的系