SiP
工艺技术介绍
当今社会,电子系统的发展趋势是小型化、高性能、多功能、高可靠性和 低成本,
在这些需求的强力驱动下,电子产品的演进速度超乎寻常。在物联网、 移动支付、移动电
视、移动互联网、通讯等新生应用的引导下,一大批新型 电子产品孕育而生,多功能
3G
集成、外型的短小轻薄、高性能、低成本是这些新 型电子产品的共性。想要实现这一目
标,多种功能芯片和各类电子元件的高度 集成技术是必不可少的环节,因此对半导体封装
提出了前所未有的集成整合要 求,从而极大推动了先进圭寸装技术的发展。
为适应集成电路和系统向高密度、高频、高可靠性和低成本方向发展,国 际上逐渐
形成了 封装的四大主流技术,即:阵列凸点芯片及其组装技术、芯 片尺度封装技术
IC
(, )、圆片级封装技术(和多芯
CSPChip Scale PackageWLP, Wafer Level Package
片模块技术。目前正朝着更高密度的系统级封装( )
发展,以适应高频和高速电路下的使用需求。
系统级封装是封装发展的方向,它将封装的内涵由简单的器件保护和功能 的转接扩
展到实现系统或子系统功能。产品开发时间大幅缩短,且透过高度 整合可减少印刷电
SiP
路板尺寸及层数, 降低整体材料成本,尤其是设计具有良 好的电磁干扰()抑
SiPEMI
制效果,更可减少工程时间耗费。但是 除了以上的 优点外,也存在一些问题需要后
SiP
续去突破,产品的设计和制造工艺较以往发 展单颗芯片更为复杂,必须要从设计
SiPIC
的观点来考量基板与连线等系统模组设 计的功能性和封装工艺的可实现性。
我公司目前着力于针对圭寸装技术建立完善的工艺、设计、可靠性分析能 力,
SiP
SiP
以拉近与国外同行业者之间的距离。目前已有以下工艺研发成果:
(一)高、低弧度、密间距焊线工艺
通常产品中需要在有限的空间中集成数颗尺寸大小各异的芯片和其他 的外围元
SiP
器件,一般都会采用芯片堆叠的封装工艺进行,同时此类产品中芯片 的压焊点间距非常的
小,因此这类产品的焊线技术与传统的封装产品有着更高 的要求。
()当芯片堆叠层数增加时,不同线环形层之间的间隙相应减少,需要降 低较低
1
层的引线键合弧高,以避免不同的环形层之间的引线短路。为了避免金 丝露出塑封体表
面,需要严格控制顶层芯片的金线弧高,因此稳定的金线倒打
工艺是确保良率的关键焊线技术。
我司目前雷公藤 已完成以下的低弧度焊线工艺技术的研发(超低弧度金线倒
40um
打技术、金线直径、金丝弧高可达)
20um40um
(26050
)为了满足压焊点间距小于 微米、压焊点开口尺寸小于 微米的芯
片的焊线工艺,需要开发超密间距劈刀的小球径焊线工艺。
我司目前已完成以下间距的压焊点的高密度焊线工艺技术的研发。
45um
(3
)由于封装中将会采用多层芯片堆叠的工艺技术,需要开发开发芯片间
串连焊线的工艺
我公司目前已完成层芯片间串联焊线工艺技术的研发。
8
(安全漫画 )
二大尺寸圆片的超薄厚度减薄工艺
在封装产品中由于需要集成数颗芯片,一般往往采用芯片堆叠的工艺技 术,因
SiP
此对圆片的减薄要求很高,往往要求芯片减薄至 〜的厚度,
50um100um
甚至有些产品需要达到的厚度。而且近年来由于成本缘故而使晶圆尺寸向 英寸发
25um12
展,单颗芯片的面积也超过 ,所以大大增加了减薄、切割和
100mm
2
拾取芯片的难度,工艺技术控制不好通常会造成圆片、芯片碎裂的问题,或是 在芯片内残
留机械应力,造成芯片在后续的工序中碎裂。为了确保圆片的减薄 要求,超精密磨削、研
磨、抛光、腐蚀作为硅晶圆背面减薄工艺获得了广泛应 用,减薄后的芯片可提高热发散效
率、机械性能、电性能、减小芯片封装体积, 减轻划片加工量。因此,大尺寸圆片的超薄
厚度减薄工艺技术是实现高密度系 统封装的重要基础,是不可或缺的工艺技术。
我公司目前已完成英寸圆片减薄至厚度的工艺技术的研发。 拌三丁
1225um
(三)层及层以上的芯片堆叠工艺
88
伴随着科技的不断发展进步,存储卡(盘)逐步向高容量和体积小 巧便于携带
USBU
的方向发展,要满足高容量的需要势必需要使用大容量的闪存芯片, 要满足体积小巧的需
要势必要求闪存芯片的尺寸要缩小。目前各闪存芯片厂商 的制程能力已达到纳米级,其中
Micron34nm4GB
更是达到了 的制程,单个闪存芯 片的容量最大为,因受芯片尺寸及制
程能力的限制,单个芯片的容量再次 提升有很大难度,所以要达到高容量的 模块
USB
时,需要将闪存芯片进行
3D
堆叠。以保证在产品外形不变的前提下,达到容量的扩充,满足市场 的需求。
USBUSB
我公司目前已完成层的芯片堆叠的工艺技术的研发(英寸晶圆减薄至
812
75um
厚度)
IIIIIIH
inniii
Z ■. r >- - Lp u ■<
B
l-a ■' pa. "■ i num
K
:
(四)微小元器件1988是什么年 的高密度贴装工艺
在封装产品中不仅需要集成多颗芯片,有时还需要集成可多达数十颗的 被动元
SiP
器件(包括电容、电感、电阻)。但是由于封装的尺寸的局限性,则需要 解决
Surface
Mountain Technology
工序中对于大量无源阻件的密集贴装技术。 并且由于贴装区域的
限制,也要求被动元器件的尺寸越小越好,贴装时使用的 锡膏的厚度也需要严格的管控。
我公司目前已完成尺寸(长为、宽毫米)被动元器件密集贴 装工艺
010050.40.2
技术的研发(被动元件数量 颗,回流后锡膏厚度)。
5035-75um
(五)小球径、小节距的植球工艺
2090I/OI
世纪年代随着技术的进步,芯片集成度不断提高,弓脚数急剧增 加,
功耗也随之增大,对集成电路封装的要求也更加严格。为了满足发展的需 要,封装开
BGA
始被应用于生产。 ()的突出优 点是:)电性能更
BGA Ball Grid Array Package 1
好,用焊球代替引线,引出路径短,减小了引脚电阻、 电容和电感,减小了延迟。
BGA
2
) 封装密度更高,组装面积更小,由于球是整个平 面排列,因此对于同样面积,引脚
数更高。) 的节距为、、 、、和,与
3BGA1.5 mm1.27 mm1.0 mm0.8mm0.65mm 0.5mm
现有的表面安装工艺和设备完全相容, 安装更可靠。)由于焊料熔化时的表面张力具有
4
“自对准”效应,避免了传
统封装引线变形的损失,大大提高了组装成品率。 ) 引脚牢固,转运方
5BGA
便。)焊球引出形式同样适用于多芯片模块和系统级封装。
6
BGA
封装其中一项最突出的优点就是对于同样面积,引脚数更高,这就对
BGA
封装产品生产中的植球工序有更高的要求。
我公司目前已完成最小球径 、最小节距的植球工艺技术的研
300um500um
发。
(六)倒装芯片及填充工艺
underfill
随着金丝引线键合成本的变化,对倒装芯片的需求出现了急速增长,飞升 的金价使
采用引线键合的盈亏点向更低引脚数的方向偏移。同时一些性能上的 原因也促使我们考虑
倒装芯片技术,采用倒装芯片可以更好地缩减芯片尺寸, 并且在移动应用中使用的硅正在
变得更加紧密(更高的 密度)。另外,倒装
I/O
I/O
密度的优 芯片避免了额外的封装并提供了像高运行频率、低寄生效应和高
点。
倒装占有面积几乎与芯片大小一致,在所有奉化雪窦寺 表面安装技术中,倒装芯片可 以达到最
小、最薄的圭寸装。倒装芯片技术替换常规打线接合,已逐渐成为未来 的封装主流。与
COBI/OI/O
相比,该封装形式的芯片结构和端赚钱好项目 (锡球)方向朝下, 由于引出端分布于整
个芯片表面,故在圭寸装密度和处理速度上倒装芯片已达 到顶峰,特别是它可以采用类似
SMT
技术的手段来加工,因此是芯片封装技术 及高密度安装的最终方向。倒装芯片圭寸装
技术与传统的引线键合工艺相比,具 有许多明显的优点,包括:优越的电学及热学性能、
高引脚数、封装尺寸减 小等。倒装芯片技术是当今最先进的微电子封装技术之一,
I/O
它将电路组装密度 提升到了一个新高度,随着电子产品体积的进一步缩小,倒装芯片的应
用将会 越来越广泛。
Underfill IC
(底填料)是一种适用于倒装芯片电路的材料,它填充在 芯片
与有机基板之间的狭缝中,并且将连接焊点密封保护起来。 封装的目
Underfill
的在于:降低硅芯片和有机基板之间的 不匹配;保护器件免受湿气、离子 污染物、
CTE
辐射和诸如机械拉伸、剪切、扭曲、振动等有害的操作环境的影响; 增强圭
Flip chip
寸装的可靠性。材料的要求是:优异的电、物理和机械 性能;生产中易于应
Underfill
用;优异的抗吸潮和抗污染能力。当前的 材料主
Underfill
()提 要是硅填充的环氧树脂基体材料,其性能的改善由以下三个因素决定:
1
高了对芯片的约束,减小了焊接的剪切应力,而且附加的粘接面也有降低芯片 弯曲的趋
势;()当弹性模量很接近于焊料的弹性模量时,环氧树脂就形成一 种相对焊接的准连
2
续区,因此就减小了在芯片和基板界面上与焊接面形成的锐 角有关应力的提高;()焊
3
料实际上是被密封而与环境隔绝。
我公司目前已完成 方式、高度倒装芯 片工艺
Tape&Reel/ Wafer RingBump70um
技术的研发。
系统级封装技术和产品有着非常广阔的应用和市场前景,现阶段系统级封 装产品的
需求已经来势汹汹,日渐迫切。系统级封装技术和产品的出现,给国 内半导体产业、尤其
是封装企业带来了一次前所未有的发展机会。标志我国封 装产品将由低端转为高端,封装
行业由制造密集型产业转向设计和产权密集型 产业的过程即将到来。
系统级封装技术应用不仅将又一次促使半导体产业链的重新整合,而且将 会使传统
智能卡圭寸装业和半导体圭寸装业这两个本不相干产业的整合,同时也为 国内一批半导体
封装装备企业和封装材料企业提供广阔的发展机会。因此,半 导体产业供应链间如何打破
藩篱、携手合作,共同营造更完善的系统级封装产 品发展环境,将是当务之急;我们相信
长电科技一定可以在其中担当重要的角 色,为中国半导体产业的发展作出自己的贡献。
本文发布于:2023-04-22 09:53:28,感谢您对本站的认可!
本文链接:https://www.wtabcd.cn/fanwen/fan/82/509096.html
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。
留言与评论(共有 0 条评论) |