cadence常见技巧和错误。。。
1.如何在allegro中取消花焊盘(⼗字焊盘)
t up->design parameter ->
shape->edit global dynamic shape parameters->Thermal relief connects ->
Thru pins ,Smd pins -> full contact
2.allegro 中如何设置等长
tup -> constraints->electrical->net->routing->Min Max Propagation delays
选择要等长的net->右击->create->pin pair->选择pin反求诸己的意思
修改 prop daly 的min 和max项
3.如何设置allegro的快捷键
修改⽂件inst d ir\share\pcb\env或inst_dir\pcbevn\env
快捷键定义如下:
alias F12 zoom out
alias ~R angle 90 (旋转90 度)
alias ~F mirror (激活镜相命令)
alias ~Z next (执⾏下⼀步命令)
alias End redisplay(刷新屏幕)
alias Del Delete(激活删除命令)
alias Home Zoom fit(全屏显⽰)
alias Inrt Define grid(设置栅格)
alias End redisplay
alias Pgdown zoom out
alias Pgup zoom in
alias F12 custom smooth
alias Pgup slide
alias Pgdown done
alias Home hilight
alias End dehilight
alias Inrt add connect
alias Del Delete
4.如何在allegro中删除有过孔或布线的层时不影响其他层
1.输出specctra的dsn⽂件
allegro->file->export->router->demo.dsn->run
2.产⽣ssion⽂件
specctra(pcb router)->file->write->ssion->demo.s->ok
3.删除某⼀层中的布线和过孔
delete(ctrl+D)->..
4.删除allegro中的板层
tup->cross ction->⿏标右键->delete
5.导⼊ssion⽂件
allegro->file->import->router->demo.s->run
也可先将通过该层的过孔先替换成顶层焊盘,删除该层以后再替换回来
5.如何在Allegro中同时旋转多个零件
1.Edit->Move 在Options中Rotation的Point选Ur Pick
2 再右键选Term Group 按住⿏标左键不放并拉⼀个框选中器件多余的可⽤Ctrl+⿏标左键点击去掉.
3. 选好需整体旋转的器件后右键complete.怎样申请入党
4. 提⽰你Pick orgion ⿏标左键选旋转中⼼.
5 下⾯右键选rotate 即可旋转了.
6.allegro 16.0 透明度设置
display->colour/visibility->display->OpenGL->Global transparency->transparent
7.allegro Drill hole size is equal or larger than smallest pad size.Pad will be drilled away.提⽰
Drill hole size is equal or larger than smallest pad size.Pad will be drilled away.
不⽤理睬这⼀提⽰
8.ALLEGRO 如何⽣成钻孔⽂件
Manufacture -> NC -> Drill Customization->auto generate symbols
Manufacture -> NC -> Drill Legend
Manufacture -> NC ->NC parameters->enhanced excellon format->clo
Manufacture -> NC -> NC Drill->auto tool lect->optimize drill head travel
9.CAM350如何正确导⼊钻带⽂件
导进去后MACRO->PLAY->选择(CAM350--SCRIPTS)PADS_DRILL->选择钻带的REP⽂件
还没测试过,rep⽂件从哪⼉来的呢
10.allegro 如何设置route keepin,package keepin
1.tup->area->route keepin,package keepin ->画框
2.edit ->z-copy->options->package keepin,route keepin->offt->50->点击外框
11.allegro 中如何禁⽌显⽰shape
完全禁⽌的⽅法没找到
tup->ur preference editor->display->display_shapefill->输⼊⼀个较⼤的数
shape在显⽰时就不是那么显眼了
t-ur preference editor-shape-no shape fill(v)
12.如何在allegro设置⾃定义元件库路径
在下⾯两个位置添加⾃定义元件的路径
Setup->Ur Preferences Editor->Design_paths->padpath
Setup->Ur Preferences Editor->Design_paths->psmpath
1.在allegro中如何修改线宽
在Allegro的Setup->constraints⾥的t standard values中可定义每⼀层⾛线的宽度,⽐如,可以定义VCC和GND的线宽为10 Mil。在铺铜时注意shape->parameters⾥⼀些线宽的定义是否设置成DRC Value。
allegro 16.0:
tup ->constraints->constraint manager->
physical->physical constraint t->all layer->laye width min->4mil
2.allegro 的gloss功能
45度⾓转换
rote -> gloss-> parameters-> line smoothing -> ok
gloss
圆弧转换
rote -> gloss-> parameters->convert corner to arc-> ok
gloss
泪滴和T型⾛线
rote -> gloss-> parameters->pad and T connection fillet-> ok
gloss
局部gloss功能
手机卡坏了怎么办
rote -> gloss-> windows
3.在allegro中查找多于的线头 cline
TOOLS -> REPORTS -> Dangling line Report
4.如何在allegro中使specttra⽤45度布线
route->route Autormatic->Setup->enable Diagonal Ruoting
wireGride,安全间距分手如何挽回
Via Gride,线宽
在specttra出错时可以⽤route->route Checks 检查错误
5.如何在allegro中使specttra保护⼿⼯布线
route->automatic router->ctions-> all but lect->选择要保护的net
6.在Allegro中,在布线完成之后如何改变叠层设置
选Setup-> Cross-ction
如果要设置板层厚度, 先定义板层材料
tup->materials
7.allegro 如何设置布线间距
tup -> constraints->t standard values->default value form
或者
tup -> constraints->t extended design rules->t values-> ...
16.0:
tup -> constraints->space->spacing->spacing constraint t->all layers->line->line to -> line->4mil 设置差分最⼩间距
edit->properties->(点击net)->table of contents-> diffp_min_space
8.allegro 如何敷铜(铺铜),并去掉敷铜岛
负⽚
tup —>Drawing Options, 在Thermal pads 和Filled Pads前⾯画勾
Add shape 画⼀个封闭区域
Edit —>Change Net (Name)指定⽹络
shape Fill 敷铜完成
正⽚
Add shape 画⼀个封闭区域选择Crosshatch或Solid Fill
Edit —>Change Net (Name)指定⽹络
Shape —>Parameters参数设置
Void —>Auto⾃动避让
shape Fill 敷铜完成
注意:⾦属化孔要事先做好flash symbol!
铜区的编辑(shape的修改)
Edit —> shape
Edit —> Vertex 或Edit —> Boundary来改变shape的外部形状
shape —> Fill
---------------------------------------------------------------------------------------------------------
⼀、先设置铺铜参数:
Shape->Global
1、Shape fill取缺省参数
2、Void controls:
Artwork format->Gerber 6x00
Create pin voids->in line (平滑pin与pin之间因敷铜产⽣的的尖⾓)
3、Clearance中输⼊⽹络间距:如25.00
4、Thermal relief connects中设定铺铜和同名⽹络的连接⽅式
⼆、Shape->Polygon/Rectangular/Circular,
然后在Options选择要铺铜的层(如Etch/Top),
Shape Fill 为Dynamic copper
Assign net name 中指定铺铜要连接的⽹络(如GND),
三、铺铜完毕后,如果要删除死铜,
则:Shape->Delete Islands,
四、如果要挖掉部分铺铜,
则:Shape->Manul void->...素汤的做法大全
-------------------------------------------------------------------------------------
敷铜 shape add rect->option->assign net name
去掉敷铜岛 isand_delete->option->delete all on layer
1.在allegro中怎样移动元件的标识
edit-->move,右边find⾯板只选text~~~
2.allegro 查找元件的⽅法
按 F5 然后在 Find ⾯板,Find by name 下⾯选 Symbol(or pin) ,接着再下⾯输⼊元件名称,按回车后,屏幕就会⾼亮这个元件
3.allegro 如何将元件元件到底层
edit---mirror,find栏选SYMBOL和TEXT
4.在Allegro中如何更改字体和⼤⼩(丝印,位号等)
配置字体:
allegro 15.2:
tup->text sizes
text blk:字体编号
photo width: 配置线宽
width,height:配置字体⼤⼩
改变字体⼤⼩:edit->change,然后在右边控制⾯板find tab⾥只选text(只改变字体)
然后在右边控制⾯板options tab⾥line width添线的宽度和text block⾥选字体的⼤⼩。
最后选你准备改变的TEXT。
框住要修改的所有TEXT可以批量修改
allegro 16.0: tup->design->parameter->text->tup text size舒马赫
text blk:字体编号
photo width: 配置线宽
width,height:配置字体⼤⼩
改变字体⼤⼩:
edit->change,然后在右边控制⾯板find tab⾥只选text(只改变字体)
然后在右边控制⾯板options tab⾥line width添线的宽度和text block⾥选字体的⼤⼩。
class->ref des->new sub class->silkscreen_top
最后选你准备改变的TEXT,框住要修改的所有TEXT可以批量修改,
注意:
如果修改顶层丝印要先关掉底部丝印层,silkscreen_bottom和display_bottom
-
-------------------------------------------------------------------
在建封装的时候可以设定
5.如何allegro在中取消Package to Package Spacing的DRC检测
tup -> constraint -> design constraints -> package to package ->off
6.fanout by pick 的⽤途
route->fanout by pick
给bga⾃动的打via,
对某个器件进⾏fanout,通俗的说就是从pin拉出⼀⼩段表层或底层线,打个孔
7.No Placement Grid was found 的处理⽅法
edit -> z-copy -> option->package keepin层 -> offt =40
或者 Setup -> Area -> Package Keepin
ROUTING KEEPIN ⼀般内移40MIL,PACKAGE KEEPING ⼀般内移120MIL
8.在 PCB Editor 启动 Specctra的⽅法
点击菜单 route ->route Editor 启动
9.ERROR Unable to open property mapping file: (收藏)
机械硬盘和固态硬盘的区别ERROR Unable to open property mapping file:
解决⽅法
PSpice->Edit Simulation Profile-> Configuration Files->
Library-> Library path->(\tools\pspice\library)
1.请问我在导出shap时怎样连它的⽹络也⼀起导出,⽐如我要导出⼀块地铜,在我导⼊这个shap时它还是地⽹络?
你在Subdrawing时候,勾选右⾯菜单中的 “prerve nets of shapes”
杀手锏乐队Export and Import时候,都要勾选,记住!
2.
⼀块以前画的板,想加上倒⾓但是选outline,不能加倒⾓,information是 ,
请问怎样解决
不过dimention⾥有个chamfer,fillet似乎可以实现的.你要⽤add line 建⽴outline才可以倒⾓,⽤add rect的就不可以,⾄于为什么我也不知道. 3.
我想让通孔连接表层和地层的铜⽪,都定义为地,怎设置可以不显⽰drc错误提⽰啊,请⾼⼿帮忙,呵呵,谢谢
有什么DRC ? 正常打孔连接就好啦~~
看不见你的DRC的提⽰符号
你可以按F5,选DRC,看DRC的详细信息,并排出
通孔的drc,连接的铜⽪的⽹络要相同,否则要报错DRC.
4.
我在BGA⾛线时:线总⾛不到焊盘和过孔的中间。⾼⼿请指导⼀下是那没有设置好的问题还是
还有我怎么可以单独设置电源和地线的宽度。急问中。
1. 是因为你的格点过⼤的问题, tup-->Grids
2. Edit --> Properties 点击电源或者地左边框中选择 Min_Line_Width 这是最简单的办法!
其他⿇烦的⽅法不细讲!
5.
出了⼀个怪异问题,,在⼀个PCB, 我进⾏敷铜,闭合之后,却不是个充满阴影的区域.;
⽽是⼀个空⽩的筐筐,对它F5显⽰的是,class:boundary ,subclass:all
根本不是我操作之前options中选的class:etch
subclass:top 1 不知道⼤家能不能明⽩我的意思,
哪位⾼⼿遇见过这种情况,请和我交流⼀下,帮我解决.谢谢!
确定
右边选的是class\etch ,
sub:top
还有就是选静态铜可以覆,
升级成动态就变成透明的框框,未填充的⼀个矩形,
这个问题很难表述,⽽且很怪异,都不知道设置了什么,